对WRTnode的UBOOT中CPU PLL SOURCE的理解-Arduino中文社区 - Powered by Discuz!

Arduino中文社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 5284|回复: 0

对WRTnode的UBOOT中CPU PLL SOURCE的理解

[复制链接]
发表于 2016-3-10 13:23 | 显示全部楼层 |阅读模式

编译Uboot时有一项为CPU PLL Source,不明其意。遂研究之:


uboot-menuconfig-cpu-pll-source.jpg uboot-menuconfig-cpu-pll-source-x.jpg


查阅MT7620手册中看到PLL全称为 Phase-Locked Loop。

百度之,其中文名为 锁相环路,简称锁相环,有百科介绍:http://baike.baidu.com/subview/185165/5127348.htm

其中选项有 AUX0\AUX1\CONF

AUX0\AUX1\应该是某个寄存器,果然从MT7620手册中找到了这两个寄存器。

pll-aux.jpg

再查之,见图

7620-cpu-clock-mux.jpg

得之,可以通过AUX0、AUX1配置时钟源。

另通过CONF选项的默认配置(29&2)计算出频率为580MHz。(手册从寄存器初始值计算出默认频率为600Mhz,即选择None对应了30&2选项)


您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

小黑屋|Archiver|手机版|Arduino中文社区

GMT+8, 2024-11-28 02:47 , Processed in 0.078747 second(s), 19 queries .

Powered by Discuz! X3.4

Copyright © 2001-2021, Tencent Cloud.

快速回复 返回顶部 返回列表